Moja lekcja

 0    57 tarjetas    vacio
descargar mp3 imprimir jugar test de práctica
 
término język polski definición język polski
IR rejestr rozkazów -
empezar lección
komórka pamięci przechowująca aktualnie wykonywaną instrukcję
PC licznik rozkazów -
empezar lección
przechowuje kolejne adresy pamięci z rozkazami
A Akumulator -
empezar lección
przechowuje wynik wykonywanej operacji
CPU
empezar lección
Central Processing Unit
FPU Floating Point Unit -
empezar lección
liczby binarne
ALU Arithemtic Logic Unit -
empezar lección
liczby naturalne
SP Wskaźnik stosu -
empezar lección
służy do adresowania pamięci
F Rejestr flagowy
empezar lección
przechowuje informacje dotyczące realizacji wykonywanej operacji
PGA
empezar lección
obudowa procesora z nóżkami
SECC, SEPP
empezar lección
procesory wpinany jak karty PCI
LGA
empezar lección
obudowa opracowana przez intel, pozłacane styki
LIF
empezar lección
Low Insertion Force
ZIF
empezar lección
Zero Insertion Force
Magistrala
empezar lección
zestaw ścieżek łączących jednocześnie kilka komponentów i umożliwiająca komunikację miedzy nimi
Magistrala danych
empezar lección
wymienia dane pomiędzy procesorem a chipsetem
Architektura DIB
empezar lección
przestarzała, tryb half duplex
Magistrala Hyper Transport AMD i Magistrala QPI Intel
empezar lección
szeregowe, pełnodupleksowe, punkt-punkt,
Magistrala DMI/FDI
empezar lección
kontrola nad pci-e, zintegrowany układ graficzny
Magistrala adresowa
empezar lección
służy do adresowania komórek pamięci op. przed operacjami procesora
Magistrala pamięci
empezar lección
umożliwia wymianę danych pomiędzy procesorem a ramem
Magistrala sterująca
empezar lección
odpowiedzialna za przesyłanie sygnałów sterujących miedzy procesorem a pamiecią ram
Procesory CISC
empezar lección
Complex Instruction Set Computer
Procesory RISC
empezar lección
Reduced Instruction Set Computer
Architektura x86
empezar lección
tryb rzeczywisty - DOS, aplikacje 16 bitowe, adresowanie 1MB ramu, w jednym czasie może działać jedna aplikacja
Architektura IA-32
empezar lección
32 bitowe, tryb chroniący dane w pamieci ram przed nadpisaniem przez inną aplikację
wirtualny tryb rzeczywisty
empezar lección
uruchamianie aplikacji 16 bitowych na 32 bitowych komputerach
Architektura Intel 64, AMD64, x86-64
empezar lección
tryb 64-bitowy- uruchamianie aplikacji 64 bitowych, tryb zgodności- uruchamianie aplikacji 32 bitowych na platformach 64 bitowych
MMX
empezar lección
instrukcje wspomagające rendering grafiki 3d, kompresja jpeg
SSE, 2, 3, 4
empezar lección
instrukcje wspomagające grafikę 3d, strumieniowe przetwarzanie dźwięku i obrazu
3d Now
empezar lección
(AMD)instrukcje wspomagające grafikę 3d, strumieniowe przetwarzanie dźwięku i obrazu
Hyper-Threading technology
empezar lección
technologia hiperwątkowości, technologia umożliwia wykonywanie przez jeden rdzeń procesora dwóch niezależnych strumieni programów (wątków)
Przetwarzanie wielordzeniowe
empezar lección
równoległe wykonywanie operacji obliczeniowych jednocześnie
Dynamic Execution
empezar lección
dynamiczne wykonywanie, zapewnia wykonywanie większej liczby instrukcji w jednym cyklu zegara
Intel Turbo Boost
empezar lección
Core i5, i7,. Automatyczna regulacja czestotliwości procesora w zależności od obciążenia + zwiększanie taktowania procesora ponad fizyczne możliwości procesora.
AMD Power Now
empezar lección
umożliwia włączanie i wyłączanie elementów mikroprocesora w celu oszczędzania energii
AMD Turbo Core
empezar lección
Automatyczna regulacja czestotliwości procesora w zależności od obciążenia
Cache
empezar lección
przechowuje najczęściej wykorzystywane dane z pamięci RAM i gdy jest potrzeba dane są błyskawicznie przesyłane do mikroprocesora
Cache Level 1
empezar lección
zintegrowana z rdzeniem procesora, przyspiesza dostęp do bloków pamięci wyższego poziom
Cache Level 2
empezar lección
jest wykorzystywaPełna prędkość przesyłu. jako bufor pomiędzy stosunkowo wolną pamięcią RAM a jądrem procesora i pamięcią cache L1
Cache Level 3
empezar lección
do zastosowań serwerowych, jest wykorzystywana, kiedy pamięć L2 jest niewystarczająca aby pomieścić potrzebne dane.
RAM- Random Access Memory
empezar lección
Pamięć o dostępie swobodnym
DRAM
empezar lección
półprzewodnikowa pamięć ram zbudowana na bazie tranzystorów i kondensatorów
tcl Cas Latency
empezar lección
liczba cykli zegarowych pomiędzy wysłaniem przez kontroler pamięci zapotrzebowania na dane a ich dostarczeniem
SRAM Static RAM
empezar lección
pamięć statyczna- zbudowana na zasadzie przerzutników i tranzystorów
FPM DRAM
empezar lección
Stronicowanie, odczyt w trybie 5-3-3-3
EDO RAM
empezar lección
odczyt w trybie 5-2-2-2
BEDO RAM
empezar lección
odczyt w dostępie seryjnym, odczyt w trybie 5-1-1-1
SD RAM
empezar lección
Synchronous RAM, zsynchronizowane pamięci z magistralą systemową, PC-66 = 66MHz
DDR SDRAM Double Data Rate SDRAM
empezar lección
2,5 V, przesył danych na zboczu narastającym i opadającym, podwojona szybkość w stosunku do sd ram
PC 2100 DDR-266
empezar lección
czest. zegara = 266Mhz, przepustowość = 2,1GB/s
DDR2 SDRAM
empezar lección
1,8V, 4bitowy bufor, podwojony mnożnik zegarowy
DDR3 SDRAM
empezar lección
1,5V, 8 bitowy bufor, mnożnik x4
praca dwukanałowa
empezar lección
gdy dwa moduły pamieci 64-bitowe są zamontowane to działają jako jeden 128 bitowy, gdy z jednego moduły są dane odczytywane na drugim mogą być zapisywane
RDRAM
empezar lección
pamięci 16 bitowe, rosnące i opadające zbocze, XDR, 2 RDRAM -wykorzystywane głównie w konsolach do gier, kartach graficznych
SIMM - single inline memory module
empezar lección
DRAM, FPM RAM, EDO RAM
DIMM dual inline memory module
empezar lección
SDRAM
RIMM rambus inline memory module
empezar lección
RDRAM

Debes iniciar sesión para poder comentar.